TSB81BA3E leverer de digitale og analoge transceiverfunktioner, der er nødvendige for at implementere en tre-ports node i et kabelbaseret IEEE 1394-netværk. Hver kabelport inkorporerer to differentielle linjetransceivere. Transceiverne indbefatter kredsløb til at overvåge linjeforholdene efter behov for at bestemme forbindelsesstatus, til initialisering og voldgift og til pakkemodtagelse og -transmission. TSB81BA3E er designet til at interface med en link-layer controller (LLC), såsom TSB82AA2, TSB12LV21, TSB12LV26, TSB12LV32, TSB42AA4, TSB42AB4, TSB12LV01B eller TSB12LV1{{61} Den kan også tilsluttes kabelport til kabelport til et integreret 1394 Link + PHY-lag, såsom TSB43AB2. TSB81BA3E kan forsynes med en enkelt 3.3-V-forsyning, når VREG_PD-terminalen (terminal 73 på PFP-pakken og terminal B7 på ZAJ-pakken) er bundet til GND. VREG_PD aktiverer den interne 3.3-V til 1.95-V-regulator, som leverer 1.95-V til kernen. Når VREG_PD trækkes højt til VDD gennem mindst en 1-kΩ modstand, er den interne regulator TSB81BA3E slukket, og enheden kan forsynes med to separate eksterne regulerede forsyninger: 3.{{47} }V for I/O'erne og 1.95-V for kernen. Kernespændingen leveres til PLLVDD-CORE og DVDD-CORE terminalerne i henhold til kravene i de anbefalede driftsforhold (1.95-V nominel). PLLVDD-CORE-terminalerne skal være adskilt fra DVDD-CORE-terminalerne. PLLVDD-CORE og DVDD-CORE terminalerne skal afkobles med 1 uF kondensatorer for at stabilisere den respektive forsyning. Yderligere 0,10uF og 0,01uF højfrekvente bypass-kondensatorer kan også bruges.


Populære tags: tsb81ba3epfp, Kina tsb81ba3epfp leverandører, producenter











